Filter:

DfM-Checks mit Allegro und OrCAD
Bild: FlowCAD
19.10.2017

DfM-Checks mit Allegro und OrCAD

Seit einem kürzlich erschienenen Release von OrCAD und Allegro ist es mit DesignTrue DfM von Cadence möglich, bereits während dem Platzieren und Routen die eingetragenen Fertigungsregeln in Echtzeit zu checken. von dar mehr

Wie man unsichtbare Fehler findet
Bild: Mentor
02.10.2017

Automatisierte Latch-up-Erkennung

Wie man unsichtbare Fehler findet

Ausfallmechanismen aufgrund unbeabsichtigter geometrischer Anordnungen von Schaltungselementen sind kritisch für die Zuverlässigkeit eines Designs. Weil die traditionelle Entwurfsregelprüfung gefährdete Bereiche in komplexen Entwürfen nicht aufspüren kann, müssen Entwickler neue Techniken erlernen. von ml mehr

Realistisches PCB-Design
Bild: Altium
08.09.2017

Fünf Grundregeln des Leiterplattenentwurfs

Realistisches PCB-Design

Worin liegt der Schlüssel zum Design einer Leiterplatte, die auch in der Realität funktioniert? Diese Regeln sollten Sie berücksichtigen, um ein produzierbares, funktionierendes und zuverlässiges Board zu entwickeln. von ml mehr

Automatisierte NPI vereinfacht fertigungsgerechtes PCB-Design
Bild: Mentor
26.07.2017

Automatisierte NPI vereinfacht fertigungsgerechtes PCB-Design

Mentor kündigt eine neue Version seiner Valor-NPI-DFM-Technologie an. Diese automatisiert die Überprüfung von PCB-Designs anhand der verwendeten Leiterplattentechnik und -herstellprozesse. von pat mehr

Konfigurator für maßgeschneiderte Netzteile
Bild: ET System Electronic
17.01.2017

Konfigurator für maßgeschneiderte Netzteile

Mit dem Konfigurator von ET System Electronic lassen sich Labornetzgeräte nach Bedarf online zusammenzustellen. Kunden können die DC-Quellen in verschiedenen Strom- und Spannungskombinationen erstellen und ab Stückzahl eins bei ET System in Auftrag geben. von skr mehr

16.01.2017

FPGA-in-the-Loop beschleunigt

MathWorks stellt im HDL Verifier R2016b neue Funktionen für die Verifikation mittels FPGA-in-the-Loop vor. Sie ermöglichen eine schnellere Kommunikation mit der FPGA-Platine sowie die Simulation mit höherer Taktfrequenz. von pat mehr

Kostenlose 3D-MID-Designsoftware
Bild: Beta Layout
16.01.2017

Kostenlose 3D-MID-Designsoftware

Der Leiterplattenspezialist Beta Layout stellt seinen PCB-Pool-Kunden eine ECAD-Software zum Entwurf elektronischer Schaltungen auf 3D-MIDs gratis zur Verfügung. von pat mehr

Beweglich in die dritte Dimension
Bild: Altium
11.12.2016

Wearable-Design mit starr-flexiblen Schaltungsträgern

Beweglich in die dritte Dimension

Leiterplatten sind zumeist starre Boards – der menschliche Körper ist aber flexibel und beweglich. Sollen beide zusammenkommen, führt an starr-flexiblen Schaltungsträgern kein Weg vorbei. Für PCB-Designer werfen Wearable-Geräte eine Reihe von Problemen auf, die es bei starren Leiterplatten so nicht gibt. von ml mehr

Boundary-Scan-Abdeckung schon im Entwurf beurteilen
Bild: JTAG Technologies
24.11.2016

Boundary-Scan-Abdeckung schon im Entwurf beurteilen

Zusammen mit Altium hat JTAG Technologies ein neues Produkt entwickelt. JTAG Maps ist eine einfache Erweiterung der Altium Designer Tool-Suite und ermöglicht es dem Benutzer, die Fähigkeiten der Boundary-Scan-Ressourcen im Entwurf zu beurteilen, bevor das Layout festgelegt wird. von skr mehr

Entwurfsumgebung optimiert das Multiboard-Systemdesign
Bild: Mentor Graphics
17.11.2016

Entwurfsumgebung optimiert das Multiboard-Systemdesign

Mentor Graphics hat seinen neuen Xpedition-Designflow vorgestellt, der den Entwurf sogenannter Systems-of-Systems mit komplexen Interboard-Verbindungen unterstützt. Das Toolset richtet sich an multidisziplinäre Entwicklerteams, deren simultane und nahtlose Zusammenarbeit es verbessern soll. von ml mehr

Newsletter

elektronik informationen Newsletter
immer gut und topaktuell informiert
Mail

Melden Sie sich für unseren kostenlosen E-Mail-Newsletter an - neue Produkte, Veranstaltungen, aktuelle Forschung und Lesetipps sowie die Vorschau auf das nächste Heft.

jetzt anmelden

*Sie können sich selbstverständlich jederzeit vom Newsletter wieder abmelden. Den Abmeldelink finden Sie am Ende jedes Newsletters.

Lesetipp

Der Abschwächer

Der Abschwächer

Die Amplitude oder den Pegel eines Signals zu verringern ist die Aufgabe des Dämpfungsglieds. Je nach zu absorbierender Leistung kann es sich dabei um einen filigranen SMT-Chip handeln oder um ein massives Bauteil im Kühlrippengehäuse. Ein Exkurs in die Welt der Pegel- und Impedanzanpassung. von ml mehr...

Einfach unverzichtbar

Einfach unverzichtbar

Entwickler legen ihr Augenmerk meist auf die Miniaturisierung und darauf, den Energiebedarf ihrer Produkte zu senken. Somit müssen passive Komponenten, wie Widerstände, immer kleiner werden. Dem gegenüber steht die Leistungselektronik – hier zählen bei den Bauteilen ganz andere Werte. von ml mehr...

Lesetipp

Über dem Standard

Über dem Standard

Immer häufiger brauchen Elektronikentwickler Komponenten mit nicht alltäglichen Eingenschaften. Oft passen sie Standardbauteile ihren Bedürfnissen an, müssen dabei aber Kompromisse schließen, die sie mit kundenspezifischen Bauteilen umgehen könnten. Letztere machen Fortschritte hinsichtlich kurzer Entwicklungszyklen und Kosteneffizienz. von ml mehr...

Lesetipp

Damit die Nachbarleitung schweigt

Damit die Nachbarleitung schweigt

Was ist Übersprechen, woher kommt es und wie beeinflusst es ein Design? Was sind FEXT und NEXT? Mit welchen Methoden kann man Übersprechen analysieren und schließlich reduzieren? von dar mehr...

Lesetipp

Wie 802.11ax die  Kommunikation  optimiert

Wie 802.11ax die Kommunikation optimiert

Der kommende Standard IEEE 802x11ax führt neue Techniken zur effizienteren Nutzung der Spektren bei 2,4 und 5 GHz ein. Dabei stellt er nicht nur hohe Anforderungen an die Endgeräte, sondern auch an die Messtechnik. von dar mehr...

Lesetipp

Guter Empfang?

Guter Empfang?

Das Internet der Dinge erfordert eine energieeffiziente Funkanbindung wie Narrowband-IoT. Auch wenn es sich bei IoT-Endgeräten um kostengünstige Massenprodukte handelt, ist das Testen dennoch wichtig, um eine optimale Akkunutzung zu gewährleisten und Interferenzen zu reduzieren. von skr mehr...

Aktuelle Ausgabe
Cover
Bild: ELI
Ausgabe 11/2017

Termine

20.11.2017 - 20.11.2017
Fehlersuche AS-Interface
Details »
22.11.2017 - 23.11.2017
Steckkontakte von Steckverbindern
Details »
23.11.2017 - 24.11.2017
Leiterplattendesign mit Eagle
Details »

XING